| Réf : E2492 v1

Conclusion
ASICs et logiciels CAO associés

Auteur(s) : Michel ROBERT

Date de publication : 10 août 2002

Pour explorer cet article
Télécharger l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !

Sommaire

Présentation

Auteur(s)

  • Michel ROBERT : Membre de l’Institut universitaire de France - Professeur à l’université Montpellier 2 - Professeur de CAO de systèmes microélectroniques à l’ISIM (Institut des sciences de l’ingénieur de Montpellier)

Lire cet article issu d'une ressource documentaire complète, actualisée et validée par des comités scientifiques.

Lire l’article

INTRODUCTION

La microélectronique à base de silicium est déjà aujourd’hui et sera encore davantage demain un des moteurs essentiels dans la construction de la nouvelle société de l’information et de la communication du 21e siècle. Le secteur des équipements et systèmes électroniques est un des premiers secteurs industriels mondiaux. L’industrie électronique concerne plusieurs segments. Certains nécessitent des circuits intégrés très performants : ce sont les secteurs qui concernent les technologies de l’informatique et les télécommunications. Pour d’autres, des circuits moins performants sont suffisants : ce sont les secteurs de l’électronique grand public et de l’électronique industrielle. L’électronique pour l’automobile et les transports, quant à elle, suppose un fonctionnement de circuits fiables dans un environnement sévère. Enfin, l’électronique militaire et spatiale est un secteur stratégique et très spécifique mais qui, compte tenu des contraintes budgétaires, fait appel de plus en plus à des circuits se satisfaisant des technologies de fabrication développées pour les autres segments.

Un circuit intégré conçu de nos jours dans une technologie CMOS submicronique utilise plusieurs dizaines de millions de transistors de très faibles dimensions sur une surface de quelques centimètres carrés. De plus, il fonctionne à une fréquence élevée (plus de 2 GHz pour les processeurs actuels) et dissipe une puissance importante. Les performances techniques recherchées pour les téléphones mobiles sont une bonne illustration des objectifs à atteindre dans des marchés où la compétition est très forte : faible poids, faible volume, grande autonomie, bonne couverture géographique, faible coût. Ces performances sont atteintes en intégrant l’ensemble des fonctions sur un ou deux circuits intégrés spécifiques.

Le nombre de transistors par circuit intégré double tous les un an et demi. Cette évolution déterministe a été prédite par la « loi de Moore » (du nom de G. Moore, cofondateur de la société Intel) et s’est vérifiée sur les trente dernières années. Ce prodigieux essor a été rendu possible par les progrès concernant aussi bien l’architecture des transistors et leurs technologies de fabrication que l’architecture des circuits et les méthodes de conception assistée par ordinateur (CAO). La croissance exponentielle du nombre de transistors sur une seule puce (une puce est le morceau de silicium sur lequel est réalisé le circuit intégré), conséquence de l’évolution des technologies de fabrication, permet d’y intégrer des fonctions de plus en plus complexes, avec de plus en plus de fonctionnalités, jusqu’à l’intégration de systèmes complets ; d’où le nom de ASIC (Application Specific Integrated Circuit : circuit intégré pour applications spécifiques).

Cet article est réservé aux abonnés.
Il vous reste 92% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

DOI (Digital Object Identifier)

https://doi.org/10.51257/a-v1-e2492


Cet article fait partie de l’offre

Électronique

(242 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS

Lecture en cours
Présentation

6. Conclusion

L’évolution des techniques de conception et de fabrication des circuits intégrés permet aujourd’hui de réaliser des systèmes intégrés de grande complexité. Diverses alternatives d’architectures basées sur des compromis entre logique « cablée » et logique « programmée » permettent de trouver un équilibre entre les contraintes d’efficacité et de flexibilité : pour une même architecture, c’est le logiciel embarqué (ou enfoui, ou embedded ) qui permet (et permettra de plus en plus) de personnaliser et d’adapter le circuit à une application. Le concepteur d’ASICs a « manipulé » des transistors et des bibliothèques de cellules pendant les années 1980, des blocs fonctionnels pendant les années 1990 ; il assemble déjà (et il assemblera de plus en plus) des composants virtuels complexes (qu’il configurera par programmation) pendant la prochaine décennie (figure 35). Pour des raisons essentiellement économiques, deux techniques de réalisation des systèmes électroniques se dégagent (figure 36) :

Matériel standard : réalisations basées sur des composants programmables au niveau matériel (FPGA) ou logiciel (processeurs). Cette technique souple est adaptée à la fabrication de prototypes ou de petites/moyennes séries, et est accessible à un grand nombre d’utilisateurs. Un circuit FPGA permet aujourd’hui d’intégrer plusieurs centaines de milliers de portes logiques, en intégrant pour certains des cœurs de processeurs (cablés ou synthétisés), que l’utilisateur peut configurer.

Matériel spécifique : réalisations basées sur la conception de systèmes sur puce (SOC) spécifiques, en utilisant des composants virtuels (IP). Cette technique permet d’obtenir les meilleurs performances techniques (vitesse, puissance, surface), mais compte tenu des coûts (moyens humains, logiciels, coûts des prototypes, etc.) elle est réservée à des fabrications en grandes séries.

La figure 37 résume l’architecture d’un circuit intégré spécifique dans les prochaines années :

  • matériel reconfigurable, avec des blocs FPGA et des interconnexions reconfigurables ;

  • architectures composées de multiprocesseurs hétérogènes...

Cet article est réservé aux abonnés.
Il vous reste 92% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

Cet article fait partie de l’offre

Électronique

(242 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS

Lecture en cours
Conclusion
Sommaire
Sommaire

BIBLIOGRAPHIE

  • (1) -   *  -  http://www.cadence.com

  • (2) -   *  -  http://www.synopsys.com

  • (3) -   *  -  http://www.mentor.com

  • (4) -   *  -  http://www.coware.com

  • (5) -   *  -  http://www.quickturn.com

  • (6) -   *  -  http://www.aptix.com

  • (7) - KEATING (M.), BRICAUD (P.) -   Reuse methodology manual for system on chip designs,  -  Kluwer.

  • (8) - CHANG & al -   Surviving...

Cet article est réservé aux abonnés.
Il vous reste 95% à découvrir.

Pour explorer cet article
Téléchargez l'extrait gratuit

Vous êtes déjà abonné ?Connectez-vous !


L'expertise technique et scientifique de référence

La plus importante ressource documentaire technique et scientifique en langue française, avec + de 1 200 auteurs et 100 conseillers scientifiques.
+ de 10 000 articles et 1 000 fiches pratiques opérationnelles, + de 800 articles nouveaux ou mis à jours chaque année.
De la conception au prototypage, jusqu'à l'industrialisation, la référence pour sécuriser le développement de vos projets industriels.

Cet article fait partie de l’offre

Électronique

(242 articles en ce moment)

Cette offre vous donne accès à :

Une base complète d’articles

Actualisée et enrichie d’articles validés par nos comités scientifiques

Des services

Un ensemble d'outils exclusifs en complément des ressources

Un Parcours Pratique

Opérationnel et didactique, pour garantir l'acquisition des compétences transverses

Doc & Quiz

Des articles interactifs avec des quiz, pour une lecture constructive

ABONNEZ-VOUS