Blaise RAVELO

Ingénieur de l’ESPA/Université d’Antsiranana, DESS, - Master et Docteur de l’UBO, HDR de l’Université de Rouen - Professeur de l’Université NUIST, Nankin, Chine

  • Article de bases documentaires : E3457 (relu et validé)

    Logo doc&quiz ARTICLE INTERACTIF


    Méthodologie pour simuler et modéliser une carte électronique en CEM et intégrité du signal

    Comme tous les équipements électriques, les cartes et les circuits électroniques doivent systématiquement satisfaire les contraintes de compatibilité électromagnétique. Découvrez une méthodologie de simulation en CEM conduite d’un circuit de type mixte, qui dépend de la définition de l’environnement de test à l’origine des bruits de perturbation.

  • Découvrez une approche originale et innovante de traitement de signal à base de circuit électronique à Temps Négatif (TN). Ce circuit numérique à réponse impulsionnelle infinie se caractérise par la possibilité de générer des sorties se comportant en avance par rapport aux entrées.